{"id":50309,"date":"2016-03-30T16:26:14","date_gmt":"2016-03-30T15:26:14","guid":{"rendered":"https:\/\/www.xjtag.com\/case-studies\/altium-case-study-de\/"},"modified":"2025-02-24T10:19:14","modified_gmt":"2025-02-24T10:19:14","slug":"altium-case-study-de","status":"publish","type":"case_studies","link":"https:\/\/www.xjtag.com\/de\/case-studies\/altium-case-study-de\/","title":{"rendered":"Altium Designer\u00ae integriert Boundary-Scan-Know-how von XJTAG\u00ae, um die Pr\u00fcfbarkeit von Leiterplatten zu verbessern"},"content":{"rendered":"<p>Die Leiterplatten-Entwicklungsumgebung Altium Designer\u00ae bringt eine umfangreiche Feature-Ausstattung mit, die Entwicklern die Verwaltung ihrer Designs vom Schaltplan bis zum fertigen Produkt erm\u00f6glichen. Durch Einbindung des Know-hows, das XJTAG im Bereich der Boundary-Scan-Technik besitzt, wollte Altium sein Produkt Altium Designer durch Design-For-Test-Features erweitern, die es Designern erm\u00f6glichen, Fehler zu finden und zu korrigieren und von der Boundary-Scan-Technik zu profitieren, um die Pr\u00fcfbarkeit zu verbessern.<\/p>\n<p>Entwickler sch\u00e4tzen an Altium Designer die umfangreiche Feature-Ausstattung, die nicht nur das anf\u00e4ngliche Erfassen des Designs beschleunigt und Hilfestellung bei der L\u00f6sung von Layout- und Routing-Problemen leistet, sondern auch beim Verifizieren der mechanischen Passgenauigkeit und der Koordination des gesamten Prozesses vom Design bis zur Produktion hilft. Die breit gef\u00e4cherten M\u00f6glichkeiten von Altium Designer beschr\u00e4nken sich nicht allein auf die Designeingabe, sondern schlie\u00dfen auch die Verwaltung von Design-Assets ein. Ziel ist es dabei, die Wiederverwendung zu erleichtern, Preise und Verf\u00fcgbarkeit der Bauelemente zu pr\u00fcfen, Designdateien zu verifizieren und das Design mit fortschrittlichen Technologien wie etwa Rigid-Flex zu unterst\u00fctzen.<\/p>\n<p>\u201eWir wollen sicherstellen, dass Altium Designer stets f\u00fchrend in der Industrie ist, indem wir hochwertige Funktionalit\u00e4t bieten, die die Effizienz im Design-Prozess maximiert und die Anwender bef\u00e4higt, PCBs von h\u00f6chster Qualit\u00e4t, Fertigungssicherheit und Zuverl\u00e4ssigkeit hervorzubringen\u201c, sagt Daniel Fernsebner, Corporate Director, Technology Partnerships and Business Development bei Altium. \u201eUnsere Kunden setzen auf Altium Designer, um Hilfestellung beim Einsatz neuester Fertigungstechnologien zu bekommen und innovative Features zu nutzen, die ein pr\u00e4zises und intuitives Design unterst\u00fctzen.\u201c<\/p>\n<p>Altium Designer ist eine erweiterungsf\u00e4hige Plattform und unterst\u00fctzt das Nachr\u00fcsten erg\u00e4nzender Funktionalit\u00e4t in Form freigegebener Extensions von Fremdanbietern. Zum Beispiel erkannte Altium die Vorteile, die das Hinzuf\u00fcgen der Boundary-Scan-Technik zu Altium Designer bieten w\u00fcrde, und wandte sich hierbei an die Experten von XJTAG, um eine Extension f\u00fcr diese Design-For-Test-Funktionen (DFT) zu entwickeln.<\/p>\n<p>\u201eDurch die Zusammenarbeit mit XJTAG konnten wir den Nutzen, den Altium Designer unseren Kunden bietet, durch die erste Erweiterung erg\u00e4nzen, die das Design von Boundary-Scan-Ketten verifiziert und ein DFT-gerechtes Design sicherstellt\u201c, erl\u00e4utert Daniel Fernsebner. \u201eDas Boundary-Scan-System von XJTAG bietet Designern eine umfassende DFT-Praxis in einer durchg\u00e4ngigen Designumgebung, die sie kennen und der sie vertrauen.\u201c<\/p>\n<p>Das Ergebnis dieser erfolgreichen Zusammenarbeit ist der \u201aXJTAG DFT Assistant for Altium Designer\u2018 mit den beiden leistungsf\u00e4higen Features \u201aXJTAG Chain Checker\u2018 und \u201aXJTAG Access Viewer\u2018. Gemeinsam validieren beide die korrekte Implementierung von Boundary-Scan-Ketten. Designer k\u00f6nnen damit potenzielle Probleme schon bei der Schaltplan-Erfassung erkennen und beseitigen, so dass kostspielige Design-Iterationen vermieden werden. XJTAG Chain Checker \u00fcberpr\u00fcft, ob die Boundary-Scan-Ketten korrekt geroutet und DFT-gerecht sind und meldet dem Benutzer jegliche Verbindungs-, Abschluss- oder Pin-Fehler. Der jederzeit mit einem einfachen Klick aktivierbare XJTAG Access Viewer liefert eine intuitive, farbcodierte \u00dcbersicht \u00fcber den f\u00fcr ein komplettes Design verf\u00fcgbaren JTAG-Testzugang f\u00fcr jedes Netz. Die gesamte Analyse l\u00e4sst sich abschlie\u00dfen, ohne Altium Designer je zu verlassen.<\/p>\n<p>Der XJTAG DFT Assistant schl\u00e4gt au\u00dferdem eine Br\u00fccke zwischen Board-Design und Testentwicklung, indem die in Altium Designer hinzugef\u00fcgten Informationen als XJDeveloper-Projekt exportiert werden. XJDeveloper ist die Testentwicklungs-Umgebung von XJTAG, die in gro\u00dfem Umfang genutzt wird, um das Debugging von Prototyp-Hardware zu beschleunigen und traditionelle In-Circuit- und Funktionstests an der Produktionslinie aufzuwerten, was neben einer verbesserten Testabdeckung auch k\u00fcrzere Zykluszeiten erm\u00f6glicht.<\/p>\n<p>Zusammenfassend sagt Daniel Fernsebner: \u201eIndem wir die fundierte Erfahrung von XJTAG im L\u00f6sen von PCB-Problemen mit der 30-j\u00e4hrigen PCB-Designtechnologie von Altium kombiniert haben, konnten wir unseren Kunden ohne Mehrkosten die am besten zug\u00e4ngliche DFT-L\u00f6sung anbieten. XJTAG DFT Assistant for Altium Designer kann unseren Kunden auf h\u00f6chst effektive Weise helfen, wertvolle Zeit zu sparen, vermeidbare Kosten zu minimieren und die Qualit\u00e4t ihrer Leiterplatten zu verbessern.\u201c<\/p>\n","protected":false},"excerpt":{"rendered":"<p>Altium Designer\u00ae integriert Boundary-Scan-Know-how von XJTAG\u00ae, um die Pr\u00fcfbarkeit von Leiterplatten zu verbessern<\/p>\n","protected":false},"author":1577,"featured_media":41377,"template":"","meta":{"_acf_changed":false,"_relevanssi_hide_post":"","_relevanssi_hide_content":"","_relevanssi_pin_for_all":"","_relevanssi_pin_keywords":"","_relevanssi_unpin_keywords":"","_relevanssi_related_keywords":"","_relevanssi_related_include_ids":"","_relevanssi_related_exclude_ids":"","_relevanssi_related_no_append":"","_relevanssi_related_not_related":"","_relevanssi_related_posts":"","_relevanssi_noindex_reason":"","footnotes":""},"caseindustry":[154],"caselanguage":[],"caselocation":[223,247],"caseusecases":[128,216,125,219],"product":[53],"class_list":["post-50309","case_studies","type-case_studies","status-publish","has-post-thumbnail","hentry","caseindustry-electronic-pcb-design","caselocation-australia","caselocation-usa","caseusecases-3rd-party-integration","caseusecases-design-for-test","caseusecases-design-verification","caseusecases-test-coverage-analysis","product-xjdeveloper"],"acf":[],"_links":{"self":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies\/50309","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies"}],"about":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/types\/case_studies"}],"author":[{"embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/users\/1577"}],"version-history":[{"count":0,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies\/50309\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/media\/41377"}],"wp:attachment":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/media?parent=50309"}],"wp:term":[{"taxonomy":"caseindustry","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caseindustry?post=50309"},{"taxonomy":"caselanguage","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caselanguage?post=50309"},{"taxonomy":"caselocation","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caselocation?post=50309"},{"taxonomy":"caseusecases","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caseusecases?post=50309"},{"taxonomy":"product","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/product?post=50309"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}