{"id":50323,"date":"2016-11-07T19:10:14","date_gmt":"2016-11-07T19:10:14","guid":{"rendered":"https:\/\/www.xjtag.com\/case-studies\/cadence-case-study-2\/"},"modified":"2026-03-27T13:35:10","modified_gmt":"2026-03-27T13:35:10","slug":"cadence-case-study","status":"publish","type":"case_studies","link":"https:\/\/www.xjtag.com\/de\/case-studies\/cadence-case-study\/","title":{"rendered":"Neues XJTAG\u00ae DFT-Assistant-Tool f\u00fcr OrCAD\u00ae Capture"},"content":{"rendered":"<p>Von der Firma XJTAG\u00ae entwickelt, wird diese kostenlose App f\u00fcr OrCAD\u00ae Capture die \u201eDesign for Test\u201d- und Debug-F\u00e4higkeiten des schematischen Capture- und Leiterplatten-Design-Systems deutlich erh\u00f6hen.<\/p>\n<p>OrCAD Capture verf\u00fcgt \u00fcber eine Vielzahl von Funktionen, die Ingenieure dabei unterst\u00fctzen, ihre Leiterplatten-Designs effizienter zu verwalten: vom ersten Entwurf \u00fcber die Entwurfsanalyse und Regelpr\u00fcfung bis hin zur Layout-Optimierung, Komponentenauswahl und St\u00fccklistenverwaltung. Tools wie Autorouting beschleunigen m\u00fchsame Prozesse, Viewer mit Farbcodierung helfen, Netze zu untersuchen sowie Verbindungshierarchien zu steuern; Datenbank-und Such-Tools unterst\u00fctzen bei der Optimierung der Komponentenauswahl.<\/p>\n<p>Ingenieure m\u00fcssen bereits beim Entwerfen des Schaltplansin der Lage sein zu bestimmen, wie sie Flash-Programmierungen, JTAG-Debugging und Boundary Scan-Tests am besten implementieren k\u00f6nnen. Mit OrCAD Capture haben Benutzer nun Zugriff auf den XJTAG DFT Assistant um zu \u00fcberpr\u00fcfen , ob JTAG-Ketten auf der Platine korrekt eingerichtet und geeignet sind, Tests, Debugging und Programmierungen zu unterst\u00fctzen. Durch die Beseitigung von Fehlern und Sicherstellung der vollen Ausnutzung der JTAG-Ketten steigert der DFT Assistant die Effizienz der Testabdeckung. Die App stellt sicher, dass die Prototypen mit Boundary Scan getestet und programmiert werden k\u00f6nnen, nachdem sie gefertigt wurden.<\/p>\n<p>Die \u00dcberpr\u00fcfung von Designs auf Schaltplan-Ebene bringt enorme Vorteile zu Beginn des Produktlebenszyklus. Sie kann helfen auf Fehler aufmerksam zu machen, bevor die Hardware gebaut wird. Der zus\u00e4tzliche Nutzen wird besonders erkenntlich, wenn die ersten Prototypen hergestellt werden und Verbindungstests in nur wenigen Minuten durchgef\u00fchrt werden k\u00f6nnen, w\u00e4hrend die manuelle \u00dcberpr\u00fcfung, Lokalisierung von Kurzschl\u00fcssen oder die Inbetriebnahme des Boards, sollte es nicht starten, Stunden dauern k\u00f6nnen. Mit einer funktionierenden JTAG-Leistungsf\u00e4higkeit fr\u00fch in der Fehleranalyse wird die Entwicklung der Boards beschleunigt und Firmware-Programmierungen, CPU-Debugging sowie Boundary Scan-Tests erm\u00f6glicht.<\/p>\n<p>\u201eWir haben gesehen, dass unsere Kunden von der direkten Integration JTAGs in OrCAD Capture profitieren k\u00f6nnen\u201d, kommentiert Kishore Karnane, Direktor Produktmanagement bei Cadence OrCAD Solutions. \u201eDas Team von XJTAG ist der ideale Partner, der uns dabei hilft dieses Ziel zu erreichen, indem es sein Fachwissen und seine Kompetenz im Bereich Testing und Design zur Verf\u00fcgung stellt.\u201d<br \/>\nDas Ergebnis dieser Kooperation, der XJTAG DFT Assistant f\u00fcr OrCAD Capture, besteht aus dem XJTAG Chain Checker und dem XJTAG Access Viewer. Der XJTAG Chain Checker identifiziert g\u00e4ngige Design-Probleme wie Verbindungsfehler im JTAG-Chain-Design oder fehlerhafte Terminierungen von Signalen an Test Access Ports (TAPs). Ein einziger Fehler in diesem Bereich des Produktdesigns kann verhindern, dass die Kette funktionsf\u00e4hig ist, so dass es unerl\u00e4sslich ist, die \u00dcberpr\u00fcfung vor der Produktion der Platine durchzuf\u00fchren.<\/p>\n<p>XJTAG Access Viewer hilft Ingenieuren, die Testbarkeit ihres Designs zu beurteilen und zu identifizieren, an welchen Stellen die Abdeckung verbessert werden k\u00f6nnte, indem das Ausma\u00df des JTAG-Zugriffs als \u00dcberlagerung in einer schematischen Darstellung angezeigt wird. Ein hilfreiches Auswahlwerkzeug erm\u00f6glicht es den Ingenieuren, spezifische Bereiche, die von Interesse sind, ganz einfach zu analysieren, indem sie sich den Testzugriff auf Netze (Lesen, Schreiben, Power\/Ground oder kein Zugriff) einzeln oder in Gruppen durch die Auswahl von Kontrollk\u00e4stchen anzeigen lassen k\u00f6nnen. Die Netze sind durch ihren JTAG-Zugang farblich gekennzeichnet, um die \u00dcberpr\u00fcfung zu erleichtern.<\/p>\n<p>Kishore Karnane fasst zusammen: \u201eMit dem XJTAG DFT Assistant k\u00f6nnen wir unseren Kunden durch eine leistungsstarke Testf\u00e4higkeitsanalyse einen noch gr\u00f6\u00dferen Nutzen bieten. Die fundierte Expertise von XJTAG in Bezug auf JTAG \/ Boundary Scan und Design Automation sorgt f\u00fcr eine qualitativ hochwertige L\u00f6sung, die es Nutzern von OrCAD Capture erm\u00f6glicht, noch schneller und effizienter bessere Produkte zu gestalten.\u201d<\/p>\n<p>Cadence-Produkte werden von FlowCAD in Deutschland, \u00d6sterreich, der Schweiz, Polen, Tschechien, der Slowakei, Ungarn, Rum\u00e4nien, Bulgarien und in S\u00fcdafrika vertrieben. www.FlowCAD.com<\/p>\n","protected":false},"excerpt":{"rendered":"<p>Neues XJTAG\u00ae DFT-Assistant-Tool f\u00fcr Cadence OrCAD\u00ae Capture<\/p>\n","protected":false},"author":1577,"featured_media":41390,"template":"","meta":{"_acf_changed":false,"_relevanssi_hide_post":"","_relevanssi_hide_content":"","_relevanssi_pin_for_all":"","_relevanssi_pin_keywords":"","_relevanssi_unpin_keywords":"","_relevanssi_related_keywords":"","_relevanssi_related_include_ids":"","_relevanssi_related_exclude_ids":"","_relevanssi_related_no_append":"","_relevanssi_related_not_related":"","_relevanssi_related_posts":"","_relevanssi_noindex_reason":"","footnotes":""},"caseindustry":[154],"caselanguage":[],"caselocation":[243,247],"caseusecases":[128,216,125,219],"product":[53],"class_list":["post-50323","case_studies","type-case_studies","status-publish","has-post-thumbnail","hentry","caseindustry-electronic-pcb-design","caselocation-switzerland","caselocation-usa","caseusecases-3rd-party-integration","caseusecases-design-for-test","caseusecases-design-verification","caseusecases-test-coverage-analysis","product-xjdeveloper"],"acf":[],"_links":{"self":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies\/50323","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies"}],"about":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/types\/case_studies"}],"author":[{"embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/users\/1577"}],"version-history":[{"count":1,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies\/50323\/revisions"}],"predecessor-version":[{"id":59225,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/case_studies\/50323\/revisions\/59225"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/media\/41390"}],"wp:attachment":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/media?parent=50323"}],"wp:term":[{"taxonomy":"caseindustry","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caseindustry?post=50323"},{"taxonomy":"caselanguage","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caselanguage?post=50323"},{"taxonomy":"caselocation","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caselocation?post=50323"},{"taxonomy":"caseusecases","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/caseusecases?post=50323"},{"taxonomy":"product","embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/product?post=50323"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}