{"id":51212,"date":"2024-09-03T08:01:44","date_gmt":"2024-09-03T07:01:44","guid":{"rendered":"https:\/\/www.xjtag.com\/company\/newsroom\/single\/press-releases\/xjtag-zeigt-vorteile-von-boundary-scan-auf-fpgaworld\/"},"modified":"2025-03-21T12:41:22","modified_gmt":"2025-03-21T12:41:22","slug":"xjtag-zeigt-vorteile-von-boundary-scan-auf-fpgaworld","status":"publish","type":"press","link":"https:\/\/www.xjtag.com\/de\/company\/newsroom\/single\/press-releases\/xjtag-zeigt-vorteile-von-boundary-scan-auf-fpgaworld\/","title":{"rendered":"XJTAG zeigt Vorteile von Boundary Scan auf FPGAworld"},"content":{"rendered":"<p><em>Cambridge, England. 3. September 2024<\/em> \u2014 XJTAG<sup class=\"smallprint\">\u00ae<\/sup>, ein f\u00fchrender Anbieter von JTAG-Boundary-Scan-Produkten, wird am 10. September 2024 um 11:30 Uhr auf der FPGAworld\u2122 in Stockholm und am 12. September um 14:50 Uhr in Kopenhagen einen Vortrag mit dem Titel \u201eEinf\u00fchrung in beschleunigtes PCBA-Testen und -Programmieren\u201c halten. Das Unternehmen wird in Zusammenarbeit mit seinem lokalen Vertriebspartner Nohau Solutions auch auf beiden Konferenzen mit einem Stand vertreten sein.<\/p>\n<p>XJTAG wird die neueste Version der Software-Suite, XJTAG 4.0, vorf\u00fchren, die eine Reihe von Verbesserungen der Software enth\u00e4lt. Die wichtigste neue Funktion sind optimierte Scans, mit denen verschiedene JTAG-Ketten auf einer Platine gleichzeitig mit unterschiedlichen Taktfrequenzen ausgef\u00fchrt werden k\u00f6nnen. So k\u00f6nnen Ihre Tests ihr volles Potenzial entfalten, anstatt langsamere Komponenten eingeschr\u00e4nkt zu werden.<\/p>\n<p>Simon Payne, CEO von XJTAG, sagt: \u201eAlle FPGAs verf\u00fcgen \u00fcber einen integrierten Boundary-Scan, aber viele Ingenieure wissen nicht, wie sie sich dies zu Nutze machen k\u00f6nnen.\u201c \u201eFPGAworld ist eine gro\u00dfartige Gelegenheit zu zeigen, wie die JTAG-Verbindung des Boards es Ingenieuren erm\u00f6glicht die Boundary-Scan-Funktionen der FPGA zum Testen ihres Boards zu nutzen.\u201c<\/p>\n<p>FPGAworld ist eine internationale Konferenz f\u00fcr Ingenieure, die mit FPGAs arbeiten, und dient als Forum f\u00fcr Diskussion und Networking. Die formellen Pr\u00e4sentationen tags\u00fcber und die informellen Gespr\u00e4che an den St\u00e4nden des Veranstaltungsortes sowie beim Mittagessen oder Kaffee geben Ingenieuren die M\u00f6glichkeit, von Branchenexperten wie XJTAG zu lernen.<\/p>\n<p>Tommaso De Vivo, XJTAGs Vice President Business Development, EMEA, wird auf der FPGAworld einen Vortrag halten und an einem Messestand f\u00fcr pers\u00f6nliche Gespr\u00e4che zur Verf\u00fcgung stehen. Er sagt: \u201eIch werde erkl\u00e4ren, was Boundary Scan ist und wie er es erm\u00f6glicht, die Pins einer FPGA in virtuelle Testpunkte umzuwandeln, die gelesen und gesteuert werden k\u00f6nnen.\u201c Ich zeige, wie man damit die Platine auf Best\u00fcckungsfehler testen und eine beschleunigte Programmierung durchf\u00fchren kann.\u201c<\/p>\n<p>Eines der gr\u00f6\u00dften Probleme beim Testen moderner PCBAs mit hoher Dichte ergibt sich aus dem fehlenden physischen Zugang zu Punkten in der Schaltung, der durch die schrumpfende Platinenfl\u00e4che und die Verwendung fortschrittlicher IC-Geh\u00e4use wie BGAs verursacht wird. Tommaso De Vivo sagt: \u201eDas Sch\u00f6ne an der Verwendung von Boundary Scan zum Testen der Platine ist, dass der eingeschr\u00e4nkte physische Zugang keine Rolle mehr spielt.\u201c Und da Sie weder die FPGA konfigurieren noch Code auf der Platine ausf\u00fchren m\u00fcssen, k\u00f6nnen Sie so auch herausfinden, was auf Platinen nicht funktioniert, die nicht booten.\u201c<\/p>\n<p>Die Tools von XJTAG bieten eine benutzerfreundliche M\u00f6glichkeit, die Boundary-Scan-Funktionen einer FPGA optimal zu nutzen. Boundary Scan wird von vielen Ingenieuren in Forschung und Entwicklung sowie Tests und Fertigung aller Branchen eingesetzt. Es unterst\u00fctzt sie beim Einrichten der Platine sowie beim Testen und Debuggen, und eine FPGA auf der Platine erm\u00f6glicht auch die beschleunigte Programmierung von Speichern.<\/p>\n<p>Die Registrierung f\u00fcr die Konferenz ist f\u00fcr Teilnehmer kostenlos und beinhaltet kostenloses Mittagessen und Getr\u00e4nke. Weitere Informationen finden Sie unter\u00a0<a href=\"https:\/\/fpgaworld.com\/\" target=\"_blank\" rel=\"sponsored noopener noreferrer\">fpgaworld.com<\/a>. Um mehr \u00fcber XJTAG zu erfahren und wie Boundary Scan Ingenieuren hilft, besuchen Sie <a href=\"https:\/\/www.xjtag.com\/de\/\">xjtag.com<\/a>.<\/p>\n<hr \/>\n<h3>\u00dcber XJTAG <span class=\"url\">(<a href=\"https:\/\/www.xjtag.com\/de\/\">www.xjtag.com<\/a>)<\/span><\/h3>\n<p>XJTAG ist ein weltweit f\u00fchrender Anbieter von JTAG Boundary-Scan-Hardware- und Software-Tools. Die Produkte verwenden IEEE Std.1149.x (JTAG Boundary Scan), um Ingenieuren das schnelle und einfache Debuggen, Testen und Programmieren elektronischer Schaltungen zu erm\u00f6glichen. Dies kann die elektronischen Design-, Entwicklungs- und Fertigungsprozesse erheblich verk\u00fcrzen. XJTAG konzentriert sich auf innovative Produktentwicklung und hochwertigen technischen Support. F\u00fcr weitere Informationen \u00fcber das Unternehmen, seine Produkteund seine Dienstleistungen besuchen Sie bitte <a href=\"https:\/\/www.xjtag.com\/de\/\">www.xjtag.com<\/a>.<\/p>\n<h3><span class=\"url\">\u00dcber JTAG<\/span><\/h3>\n<p>JTAG ist ein IEEE-Standard, der entwickelt wurde, um die Schwierigkeiten beim Testen von Schaltkreisen zu bew\u00e4ltigen, die Packagingtechnologien wie <i>Ball Grid Arrays<\/i> und <i>Chip Scale Packages<\/i> verwenden, bei denen L\u00f6tverbindungen f\u00fcr herk\u00f6mmliche Nagelbetttester nicht zug\u00e4nglich sind. Obwohl JTAG seitdem f\u00fcr das Debuggen von Prozessoren und f\u00fcr die Programmierung von FPGAs und CPLDs popul\u00e4r geworden ist, verwenden sie nur das Kommunikationsprotokoll des Standards. Der volle Nutzen des JTAG-Standards ergibt sich aus der Einf\u00fchrung von Boundary-Scan-Techniken zum Testen und Debuggen von best\u00fcckten Boards. Die Tools von XJTAG bieten Ihnen eine einfache M\u00f6glichkeit, diese Funktionen zu nutzen. <a href=\"https:\/\/www.xjtag.com\/de\/about-jtag\/what-is-jtag\/\">Lesen Sie hier mehr \u00fcber JTAG<\/a>.<\/p>\n","protected":false},"excerpt":{"rendered":"<p>XJTAG wird am 10. September 2024 um 11:30 Uhr auf der FPGAworld\u2122 in Stockholm und am 12. September um 14:50 Uhr in Kopenhagen einen Vortrag mit dem Titel \u201eEinf\u00fchrung in beschleunigtes PCBA-Testen und -Programmieren\u201c halten.<\/p>\n","protected":false},"author":1577,"featured_media":48435,"template":"","meta":{"_acf_changed":false,"_relevanssi_hide_post":"","_relevanssi_hide_content":"","_relevanssi_pin_for_all":"","_relevanssi_pin_keywords":"","_relevanssi_unpin_keywords":"","_relevanssi_related_keywords":"","_relevanssi_related_include_ids":"","_relevanssi_related_exclude_ids":"","_relevanssi_related_no_append":"","_relevanssi_related_not_related":"","_relevanssi_related_posts":"","_relevanssi_noindex_reason":"","footnotes":""},"class_list":["post-51212","press","type-press","status-publish","has-post-thumbnail","hentry"],"acf":[],"_links":{"self":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/press\/51212","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/press"}],"about":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/types\/press"}],"author":[{"embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/users\/1577"}],"version-history":[{"count":0,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/press\/51212\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/media\/48435"}],"wp:attachment":[{"href":"https:\/\/www.xjtag.com\/de\/wp-json\/wp\/v2\/media?parent=51212"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}